、このサーキットでのXORゲート

C

cadenceUK

Guest
でしたこの回路の作業についての詳細は1?

transistersとXORゲートの特別の効果!
申¥し訳ありませんが、添付ファイルを、この必要があります表¥示するにはログインしての

 
cmplicated 2多くのウシ初乳はd??

のp i / oをメイン天気質問JSTは影響を与えるpの排他的論理和oを/?私は..意味されます。トランジスタtunはオン/ XORのオフp応じて/しないに?

 
どのような入力はAB級の三角形は、コンポーネント?トライアングル入力シングル?
)レベルの入力低なぜ0Vには信号が1Vの(。
合計最終編集の1時間FOMの上で2007年9月10日10時10分編集;

 
私は/ pはのoと思う入れゲートアウトは確かに影響を与える全体的な考え私は私の一部か複雑

 
カーテンレールのコンポーネントがゲートであるXORと私はpatterenビット逆の場合の回路のドライブをしたい増やす!追加秒後に37:1つの入力trianlgeは、インバータ、単純なバッファ/!追加分後に1:plzはレベルを想定し、低電圧として0!私として入力を与える反対しただけで電源を、これらの2!

ありがとう!

 
引用:

私は反対ビットpatterenの場合には回路の駆動を向上させたい!
 
FOMは書き込み:引用:

私は反対ビットpatterenの場合には回路の駆動を向上させたい!
 
あなたは出力XOR演算にインバータの出力を接続することはできません。
インバータおり、両方のプルダウン、プルアップトランジスタとその状態が信号インバータ依存する入力のみの状態は、ロジックの両方のXORを依存する。そこで、現在のいくつかの組み合わせの谷の高出力状態をと短絡さを取得yiuは。
インバータ場合サイズ大2を挿入する場合はしたい増やす駆動能¥力を理由はありません。

もう1つ:CMOSの標準ロジック時間処理と同じそれは不可能¥とPMOSので分離されるとNMOSする。私はトランジスタごとに意味隔離時NWELLすることができますPWELL、またはさのソ¥ースに接続分離と。

 
親愛なるFOMの、
あなたの助けを感謝します。

私はゲートXOR演算私としていた)を制御transistersエンド(のダウンの他の回路インバータでプルプルアップ。

あなたは返信からしかし、それが間違って、私は回路が。私が推測私が再び必要がありますあなたの助けて!

私は半分にドライバを分割する必要があります!

1は、インバータのシンボルのtrianlgeです

他のtransistersですが回路インバータ。

今私はpatterenするビットと同じの場合はインバータの1駆動出力がされることpatterenトランジスターけれど2(インバータ回路ビット逆のケースで、それを追加することによってドライブを)に増加。申¥し訳ありません..私の英語今日のヘルプをご必要と不足の知識早急にこれについては私はありがとうと..私の最後の日ですが、プロジェクト!

 
申¥し訳ありませんが、私はデバイスの論理を理解することはできません。
あなたはこの表¥のように真を与える:

IN1のIn2のアウト
0?(弱)
0 1?(強い)
1 0?(強い)
1?(弱)

 
こんにちはFOMの!

『THX frのウル迅速に対応。

2つにインバータを分割した。

言ってやるHはにx yの

今私は高したいのX はXOR演算のYが機能¥するための出力は。

1,0または0,1 =入力すなわち例(反対側)

それ以外の場合にのみXが(三角形のシンボルの1)。トランジスタとなる機能¥とインバータ(イ!)しません。

同じ。)(1,1またはすなわちの場合の入力= 0,0

あなたの助けに感謝!

このプロジェクトの私の一日、最後の、私は2時間で主任者私の話をwidの午前行く!

ここではウシ初乳の私の写真です!追加分後に4:

<img src=¥"http://images.elektroda.net/59_1189500730_thumb.gif¥" border=¥"0¥" alt=¥"Effect of Xor gate on this circuit? Please help!¥" title=¥"このサーキットでのXORゲートの影響?誰か教えて!¥"/>

追加分後に1:そして、これは変更私はm回路!
<img src=¥"http://images.elektroda.net/21_1189501465.gif¥" border=¥"0¥" alt=¥"Effect of Xor gate on this circuit? Please help!¥" title=¥"このサーキットでのXORゲートの影響?誰か教えて!¥"/>
 
しかし、私は...確信していることはかなり!
排他的論理和回路は私だけで与える出力を逆patteren!

ただし、変更このしようとしてイム回路はしません!

私は回路の午前に置き換えるこのXOR演算のO / Pの

<img src=¥"http://images.elektroda.net/59_1189511695.gif¥" border=¥"0¥" alt=¥"Effect of Xor gate on this circuit? Please help!¥" title=¥"このサーキットでのXORゲートの影響?誰か教えて!¥"/>
 
あなたはXOR演算を必要としない。
あなたは高インバータであるの犠牲者を必要とする被害者の信号を機能¥反対する場合アグレッサーはとありますが逆運転。
あなたはそれがあります。
なぜあなたはXOR演算が必要です。

 
patterenのXORをチェック!

している場合にのみ彼らは逆に本校をドライブ増やすに追加する第2インバータを!追加分後に1:XORと真理値表¥は、上記のpatterenをコントロールです回路のビットがチェック反対!&場合入力patterenは逆です...それは強さを増加ドライブ1を追加、他のインバータを!

 

Welcome to EDABoard.com

Sponsor

Back
Top